4 月 15 日消息,AMD 當地時間 14 日宣布,其代號為 "Venice"(威尼斯)的下一代 (Zen 6) 霄龍處理器成為首款在臺積電 2 納米制程節點 N2 流片并投入生產的 HPC(注:高性能計算)芯片,EPYC "Venice" 處理器預計將于明年上市。
AMD 同時表示,其第五代 EPYC(霄龍)處理器已在臺積電美國分公司 TSMC Arizona 的 Fab 21 晶圓廠成功投產并得到驗證。從 Fab 21 制程水平來看,這應該指的是 4nm 的 "Zen 5" 標準核心版本。

AMD 董事會主席及首席執行官蘇姿豐表示:
臺積電多年來一直是我們的重要合作伙伴,我們與臺積電研發和制造團隊的深入合作使得 AMD 能夠不斷推出領先的產品,挑戰 HPC 的極限。
成為臺積電 N2 工藝和 TSMC Arizona Fab 21 的領先 HPC 客戶,是我們密切合作、推動創新并提供驅動未來計算的先進技術的優秀案例。
臺積電董事長暨總裁魏哲家表示:
我們很榮幸 AMD 成為我們先進的 2 納米 (N2) 工藝技術和臺積電亞利桑那晶圓廠的主要 HPC 客戶。
通過合作,我們正在推動顯著的技術升級,從而提高高性能芯片的性能、能效和產量。我們期待繼續與 AMD 密切合作,共同開創下一個計算時代。





京公網安備 11011402013531號