8 月 27 日消息,綜合韓媒 The Elec 和 ZDNet Korea 報道,SK 海力士副總裁(也稱常務)文起一韓國當地時間昨日在學術會議上稱,Chiplet 芯粒 / 小芯片技術將在 2~3 年后應用于 DRAM 和 NAND 產品。
并非所有存儲產品控制器功能都需要使用先進工藝,采用 Chiplet 設計可將對工藝要求較低的功能模塊剝離到成本更低的成熟制程芯粒上,在不影響功能實現的同時大幅降低成本。
SK 海力士正在內部開發 Chiplet 技術,該企業不僅加入了 UCIe 產業聯盟,也已于 2023 年在全球范圍內申請注冊了用于 Chiplet 技術的 MOSAIC 商標。
▲ SK 海力士 HBM3E 內存
文起一在本次會議上還表示,用于連接 HBM 內存各層裸片的新興工藝混合鍵合目前面臨諸多挑戰,但該工藝仍將是未來方向。
混合鍵合對 CMP(注:化學機械拋光)加工步驟提出了更高精細度要求;此外封裝加工引起的碎屑污染問題也對 HBM 內存的良率造成明顯影響。






京公網安備 11011402013531號